【廣告】
PCB設(shè)計(jì)基礎(chǔ)
您的電子電路項(xiàng)目的性能很大程度上取決于在PCB上的布局或設(shè)計(jì)方式??偟膩?lái)說(shuō),PCB設(shè)計(jì)可能是一項(xiàng)復(fù)雜的任務(wù)。通過(guò)使用謹(jǐn)慎的方法來(lái)設(shè)計(jì)電路板,可以確保您更有效,更經(jīng)濟(jì)地為項(xiàng)目開(kāi)發(fā)正確的電路。
首先,在設(shè)計(jì)PCB之前,重要的是創(chuàng)建電子電路項(xiàng)目的原理圖。該原理圖用作在電路板上布局走線(xiàn)和放置元件的藍(lán)圖。為了使事情變得容易,您可以使用PCB設(shè)計(jì)軟件。您可以從現(xiàn)在可用的各種PCB設(shè)計(jì)軟件解決方案中進(jìn)行選擇,例如Eagle,Multisim,EasyEDA和CAD。這些軟件應(yīng)用程序具有可用于構(gòu)建電路的組件庫(kù),并允許您方便地根據(jù)需要進(jìn)行電路設(shè)計(jì)更改和修改。
確定要使用的軟件后,現(xiàn)在該將您的項(xiàng)目原理圖繪制到所選軟件中了。下一步是將原理圖轉(zhuǎn)換為PCB圖。在板上完成繪圖后,在將設(shè)計(jì)轉(zhuǎn)換為個(gè)本文件之前,請(qǐng)檢查是否存在一些錯(cuò)誤。
接下來(lái),選擇要制造PCB的PCB制造商。
廣州俱進(jìn)科技專(zhuān)注高難度 、高多層、加急線(xiàn)路板、pcb貼裝 ,元器件代購(gòu).
加急:HDI板 5-7天
加急: 4-10層 2天
加急: 剛?cè)岚? 5天
加急:PCBA 1-2天
初學(xué)者的十大PCB布線(xiàn)技巧
有一句老話(huà):PCB設(shè)計(jì)是90%的布局和10%的布線(xiàn)。 今天仍然是這樣,組件的放置將決定布線(xiàn)將花費(fèi)多少時(shí)間,但這并不意味著布線(xiàn)PCB不再那么重要。 這只是您在每項(xiàng)活動(dòng)上花費(fèi)多少時(shí)間的問(wèn)題。
如果這是您初次進(jìn)行PCB布局,那么看到混亂的模樣可能有點(diǎn)嚇人。 使用這十大PCB布線(xiàn)技巧以及我們的十大元器件放置技巧,可以使您的初次PCB布局成功。
貼士2 –了解制造商的規(guī)格
在開(kāi)始鋪設(shè)銅走線(xiàn)之前,請(qǐng)先花時(shí)間給制造商打電話(huà)或發(fā)電子郵件給他們,以查看他們是否對(duì)Zui小走線(xiàn)寬度,走線(xiàn)間隔以及它們可以處理的層數(shù)有任何特定要求。板(以合適的價(jià)格)
為什么?通過(guò)預(yù)先了解此信息,您可以在設(shè)計(jì)規(guī)則中設(shè)置走線(xiàn)寬度和間距值,而不必重新布線(xiàn)整個(gè)電路板布局。通過(guò)使用制造商可以生產(chǎn)的走線(xiàn)寬度和間距,在制造電路板時(shí),可以使每個(gè)人的生活變得更加輕松。
在學(xué)習(xí)電路設(shè)計(jì)的時(shí)候,不知道你是否有這樣的困擾:明明自己學(xué)了很多硬件電路理論,也做過(guò)了一些基礎(chǔ)操作實(shí)踐,但還是無(wú)法設(shè)計(jì)出自己理想的電路。
歸根結(jié)底,我們?nèi)鄙俚氖怯布娐吩O(shè)計(jì)的思路,以及項(xiàng)目實(shí)戰(zhàn)經(jīng)驗(yàn)。
選擇設(shè)計(jì)工具
Protel,也就是Altium(現(xiàn)在入門(mén)的童鞋大多用AD)。容易上手,網(wǎng)上的學(xué)習(xí)教程資料也很全1面,在國(guó)內(nèi)也比較流行,應(yīng)付一般的工作已經(jīng)足夠,適合初入門(mén)的設(shè)計(jì)者使用。高1級(jí)點(diǎn)的還有PADS和Cadence。
高速PCB設(shè)計(jì)常見(jiàn)阻抗匹配的方式
串聯(lián)終端匹配
在信號(hào)源端阻抗低于傳輸線(xiàn)特征阻抗的條件下,在信號(hào)的源端和傳輸線(xiàn)之間串接一個(gè)電阻R,使源端的輸出阻抗與傳輸線(xiàn)的特征阻抗相匹配,抑制從負(fù)載端反射回來(lái)的信號(hào)發(fā)生再次反射。
匹配電阻選擇原則:匹配電阻值與驅(qū)動(dòng)器的輸出阻抗之和等于傳輸線(xiàn)的特征阻抗。常見(jiàn)的CMOS和TTL驅(qū)動(dòng)器,其輸出阻抗會(huì)隨信號(hào)的電平大小變化而變化。因此,對(duì)TTL或CMOS電路來(lái)說(shuō),不可能有十分正確的匹配電阻,只能折中考慮。鏈狀拓?fù)浣Y(jié)構(gòu)的信號(hào)網(wǎng)路不適合使用串聯(lián)終端匹配,所有的負(fù)載必須接到傳輸線(xiàn)的末端。
串聯(lián)匹配是常用的終端匹配方法。它的優(yōu)點(diǎn)是功耗小,不會(huì)給驅(qū)動(dòng)器帶來(lái)額外的直流負(fù)載,也不會(huì)在信號(hào)和地之間引入額外的阻抗,而且只需要一個(gè)電阻元件。
常見(jiàn)應(yīng)用:一般的CMOS、TTL電路的阻抗匹配。USB信號(hào)也采樣這種方法做阻抗匹配。