處理異音的方法之一 23.浸漆的TDK RF電感與未浸漆的鼓狀差模電感,浸漆磁芯產(chǎn)生的噪音要小12dB 處理異音的方法之二 24.變壓器生產(chǎn)時(shí)真空浸漆,可以使其工作在較低的磁通密度,使用環(huán)氧樹脂黑膠填充三個(gè)中柱上的縫隙 處理異音的方法之三25.電路設(shè)計(jì),啟動(dòng)電阻如果使用在整流前時(shí),要加串一顆幾百K的電阻。理由:電阻短路時(shí),不會(huì)造成IC和MOSFET損壞。 26.電路設(shè)計(jì),高壓大電容并一顆103P瓷片電容位置。理由:對(duì)幅射30-60MHz都有一定的作用。 空間允許的話PCB Layout留一個(gè)位置吧,方便EMI整改 27.在進(jìn)行EMS項(xiàng)目測(cè)試時(shí),需測(cè)試出產(chǎn)品的程序,直到產(chǎn)品損壞為止。

圖一b(230Vac) 圖一b可以看到,輸入電壓在230Vac測(cè)試時(shí),65M和83M位置有點(diǎn)頂線(紅色線)圖一b-1(230Vac) 原邊吸收電容由471P加大到102P,65M位置壓下來(lái)一點(diǎn),后面還是有點(diǎn)高,如圖一b-1所示; 圖一b-2(230Vac) 變壓器屏蔽改成線屏蔽(0.2*1*30Ts),后面完全衰減,如圖一b-2; 圖一b-3(115Vac) 115Vac輸入測(cè)試,后面150M又超了,發(fā)克!高壓好了低壓又不行,惱火??!看來(lái)這招不行; 圖一b-4(115Vac) 變壓器屏蔽還是換成銅箔屏蔽(圈數(shù)由0.9Ts改成1.3Ts),效果不錯(cuò),如圖一b-4所示。 圖一b-5(230Vac) 115Vac輸入測(cè)試,測(cè)試通過。結(jié)論:一:變壓器出線需做到不交叉;二:Y電容回路走線越短越好先經(jīng)過變壓器地再回到大電容地,不與其它信號(hào)線交叉;

如反激一次側(cè)的高壓MOS的D、S之間距離,依據(jù)公式500V對(duì)應(yīng)0.85mm,DS電壓在700V以下是0.9mm,考慮到污染和潮濕,一般取1.2mm 54.如果TO220封裝的MOS的D腳串了磁珠,需要考慮T腳增加安全距離。 之前碰到過炸機(jī)現(xiàn)象,增加安全距離后解決了,因?yàn)榇胖槿菀渍瓷蠚埩粑?55.發(fā)一個(gè)驗(yàn)證VCC的土方法,把產(chǎn)品放低溫環(huán)境(冰箱)幾分鐘,測(cè)試VCC波形電壓有沒有觸發(fā)到芯片欠壓保護(hù)點(diǎn)。 小公司設(shè)備沒那么全,有興趣的可以做個(gè)對(duì)比,看看VCC差異有多大關(guān)于VCC圈數(shù)的設(shè)計(jì)需要考慮很多因素 56.在變壓器底部PCB加通風(fēng)孔,有利于散熱,小板也一樣,要考慮風(fēng)路。

在安規(guī)認(rèn)證,變壓器溫度超了2度左右時(shí),可以用這個(gè)方法 57.跳線旁邊有高壓元件時(shí),應(yīng)要保持安全距離,特別是容易活動(dòng)或歪斜的元件。 保證產(chǎn)品量產(chǎn)時(shí)的穩(wěn)定性 58.輸出大電解底部不得已要走跳線時(shí),跳線應(yīng)是低壓或是地線,為防止過波峰焊電容,一般加套管。 設(shè)計(jì)的時(shí)候盡量避免電容底部走跳線,因?yàn)樵黾映杀竞碗[患 59.高頻開關(guān)管平貼PCB時(shí),PCB另一面不要放芯片等敏感器件。