【廣告】
初學(xué)者的十大PCB布線技巧
有一句老話:PCB設(shè)計是90%的布局和10%的布線。 今天仍然是這樣,組件的放置將決定布線將花費多少時間,但這并不意味著布線PCB不再那么重要。 這只是您在每項活動上花費多少時間的問題。
如果這是您初次進(jìn)行PCB布局,那么看到混亂的模樣可能有點嚇人。 使用這十大PCB布線技巧以及我們的十大元器件放置技巧,可以使您的初次PCB布局成功。
貼士6 –避免使用90度走線角
如果您與工程師和制造商交談,您會一次又一次聽到,不要使用90度走線角。為什么?當(dāng)您的電路板上有一束尖銳的直角轉(zhuǎn)彎的走線時,該90度角的外角可能會被蝕刻得比標(biāo)準(zhǔn)走線寬度窄。而且在極端 的情況下,您可能會得到一堆未被完全蝕刻的90度跡線,從而導(dǎo)致短路。
作為解決此問題的方法,請嘗試使用45度角跡線。 這將產(chǎn)生一些漂亮的PCB布局,同時還能夠輕松蝕刻掉板上的所有銅,從而使制造商的工作變得更輕松。
要裝配pcb,準(zhǔn)備bom表吧,一般能直接從原理圖中導(dǎo)出。但是需要注意的是,原理圖中哪些部分元件該上,哪些部分元件不該上,要做到心理有數(shù)。對于小批量或研究板而言,用excel自己管理倒也方便。大公司往往要專業(yè)軟件來管理。
而對于新手而言,初次版本,不建議直接交給裝配工廠或焊接工廠將bom的料全部焊上,這樣不便于排查問題。較好的方法就是,根據(jù)bom表自己準(zhǔn)備好元件。等到板來了之后,一步步上元件、調(diào)試。
高速電路設(shè)計面臨的問題
電磁兼容性
國家標(biāo)準(zhǔn)GB/T 4365—1995《電磁兼容術(shù)語》對電磁兼容定義為:“設(shè)備或系統(tǒng)在其電磁環(huán)境中能正常工作且不對該環(huán)境中的任何事物構(gòu)成不能承受的電磁騷擾的能力”。它包括兩方面的含義:
● 設(shè)備、分系統(tǒng)或系統(tǒng)不應(yīng)產(chǎn)生超過標(biāo)準(zhǔn)或規(guī)范規(guī)定的電磁騷擾發(fā)射限值,電磁騷擾發(fā)射是從騷擾源向外發(fā)出電磁能量的現(xiàn)象,它是引起電磁干擾的原因。
● 設(shè)備、分系統(tǒng)或系統(tǒng)應(yīng)滿足標(biāo)準(zhǔn)或規(guī)范規(guī)定的電磁敏感性限值或抗擾度限值的要求,電磁敏感性是指存在電磁騷擾的情況下,設(shè)備、分系統(tǒng)或系統(tǒng)不能避免性能降低的能力,抗擾度是指設(shè)備、分系統(tǒng)或系統(tǒng)面臨電磁騷擾不降低運行性能的能力。
一般電子系統(tǒng)的電磁兼容設(shè)計,依據(jù)其設(shè)計的重要性可以分為3個層次:器件及PCB一級的設(shè)計、接地系統(tǒng)的設(shè)計及屏蔽系統(tǒng)設(shè)計和濾波設(shè)計。
僅僅觀察下面的一些內(nèi)容,就可以了解電磁兼容對于PCB的重要性:
● 時鐘產(chǎn)生電路,塑料封裝內(nèi)部元件的輻射,不正確的布線,太大尺寸的走線,不良的阻抗控制都可能成為電磁輻射源。
● PCB上的元件可能是射頻能量的接1收器,它們很容易從“I/O”電纜接收有害的輻射1干擾,并將這個有害能量傳送到容易受損的電路和設(shè)備中。
什么是PCB中的板級去耦呢?
板級去耦其實就是電源平面和地平面之間形成的等效電容,這些等效電容起到了去耦的作用。主要在多層板中會用到這種設(shè)計方法,因為多層板可以構(gòu)造出電源層和地層,而一層板與兩層板沒有電源層和地層,所以設(shè)計不了板級去耦。
多層板設(shè)計板級去耦時,為了達(dá)到好的板級去耦效果,一般在做疊層設(shè)計時把電源層和地層設(shè)計成相鄰的層。相鄰的層降低了電源?地平面的分布阻抗。從平板電容的角度來分析,由電容計算公式C=εs/4πkd可以,兩平板之間的距離d越小,電容值越大,相當(dāng)于加了一個大的電解電容,相鄰的層兩平面的d是比較小的,所以電源層和地層設(shè)計成相鄰的層,可以達(dá)到比較好的去耦效果。