【廣告】
電源濾波器的簡(jiǎn)介
北京都興科思是國內(nèi)擁有EMC 實(shí)驗(yàn) 能完成EMC測(cè)試 整改的高新技術(shù)企業(yè)。研發(fā)的各種電源濾波器 更符合客戶在EMC測(cè)試中遇到的各種問題。能幫客戶完成電源濾波器定制。
電源濾波器就是對(duì)電源線中特定頻率的頻點(diǎn)或該頻點(diǎn)以外的頻率進(jìn)行有效濾除的電器設(shè)備。電源濾波器的功能就是通過在電源線中接入電源濾波器,得到一個(gè)特定頻率的電源信號(hào),或消除一個(gè)特定頻率后的電源信號(hào)。利用電源濾波器的這個(gè)特性,可以將通過電源濾波器后的一個(gè)方波群或復(fù)合噪波,變成一個(gè)特定頻率的正弦波。大功率電源的濾波器如Satons、UBS、變頻器等將會(huì)產(chǎn)生大量諧波電流,這類濾波器需采用有源電力濾波器APF。APF可對(duì)2~50次諧波電流進(jìn)行濾除。低通濾波器在信號(hào)處理中的作用等同于其它領(lǐng)域如金融領(lǐng)域中移動(dòng)平均數(shù)所起的作用。
想了解更多詳細(xì)信息,趕快撥打圖片上的電話吧!??!
帶通濾波器的應(yīng)用區(qū)域
許多音響裝置的頻譜分析器均使用此電路作為帶通濾波器,以選出各個(gè)不同頻段的信號(hào),在顯示上利用發(fā)光二極管點(diǎn)亮的多少來指示出信號(hào)幅度的大小。這種有源帶通濾波器的中心頻率 ,在中心頻率fo處的電壓增益Ao=B3/2B1,品質(zhì)因數(shù) ,3dB帶寬B=1/(п*R3*C)也可根據(jù)設(shè)計(jì)確定的Q、fo、Ao值,去求出帶通濾波器的各元件參數(shù)值。R1=Q/(2пfoAoC),R2=Q/((2Q2-Ao)*2пfoC)。上式中,當(dāng)fo=1KHz時(shí),C取0.01Uf。此電路亦可用于一般的選頻放大。防止磁芯飽和的方法對(duì)應(yīng)用在電源濾波器中的電感,磁芯飽和的問題必須考慮。 有源帶通濾波器電路,此電路亦可使用單電源
FIR濾波器工作原理
在進(jìn)入FIR濾波器前,首先要將信號(hào)通過A/D器件進(jìn)行模數(shù)轉(zhuǎn)換,把模擬信號(hào)轉(zhuǎn)化為數(shù)字信號(hào);為了使信號(hào)處理能夠不發(fā)生失真,信號(hào)的采樣速度必須滿足香農(nóng)采樣定理,一般取信號(hào)頻率上限的4-5倍做為采樣頻率;如果直接將電纜的濾波電容連接到這種地線上,會(huì)造成嚴(yán)重的共模輻射問題。一般可用速度較高的逐次逼進(jìn)式A/D轉(zhuǎn)換器,不論采用乘累加方法還是分布式算法設(shè)計(jì)FIR濾波器,濾波器輸出的數(shù)據(jù)都是一串序列,要使它能直觀地反應(yīng)出來,還需經(jīng)過數(shù)模轉(zhuǎn)換,因此由FPGA構(gòu)成的FIR濾波器的輸出須外接D/A模塊。FPGA有著規(guī)整的內(nèi)部邏輯陣列和豐富的連線資源,特別適合于數(shù)字信號(hào)處理任務(wù),相對(duì)于串行運(yùn)算為主導(dǎo)的通用DSP芯片來說,其并行性和可擴(kuò)展性更好,利用FPGA乘累加的快速算法,可以設(shè)計(jì)出高速的FIR數(shù)字濾波器。
FIR濾波器的特點(diǎn)
輯有限長(zhǎng)單位沖激響應(yīng)(FIR)濾波器有以下特點(diǎn):(1) 系統(tǒng)的單位沖激響應(yīng)h (n)在有限個(gè)n值處不為零(2) 系統(tǒng)函數(shù)H(z)在|z|>0處收斂,極點(diǎn)全部在z = 0處(因果系統(tǒng))(3) 結(jié)構(gòu)上主要是非遞歸結(jié)構(gòu),沒有輸出到輸入的反饋,但有些結(jié)構(gòu)中(例如頻率抽樣結(jié)構(gòu))也包含有反饋的遞歸部分。設(shè)FIR濾波器的單位沖激響應(yīng)h (n)為一個(gè)N點(diǎn)序列,0 ≤ n ≤N —1,則濾波器的系統(tǒng)函數(shù)為H(z)=∑h(n)*z^-就是說,它有(N—1)階極點(diǎn)在z = 0處,有(N—1)個(gè)零點(diǎn)位于有限z平面的任何位置。它的作用是利用離散時(shí)間系統(tǒng)的特性對(duì)輸入信號(hào)波形或頻率進(jìn)行加工處理。